用于超快光计时的时间数字转换器
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


DLL-based TDC for Ultra-Fast Optical Timing Applications
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    设计了一款基于延迟锁定环(DLL)和同步计数器结构的10位片上时间数字转换电路(TDC)。采用两步层级设计方法,利用同步计数器进行粗量化输出6位二进制码,量化时钟周期的整数倍,再利用高性能差分DLL输出16路固定相移的时钟信号采样,精量化不足一个时钟周期的部分,输出4位温度计码。该结构可以提供较好的精度、动态范围以及转换速度,与传统的子门延时TDC相比,该结构TDC占用的芯片面积更少,转换速度更高,受工艺、电压及温度影响更少。仿真结果表明:该TDC具有LSB 62.5ps和MSB 64ns的动态范围,满足一般与时间相关的单光子计数需要。?更多还原

    Abstract:

    A 10 bits on-chip time-digital-converter(TDC) based on delay-locked-loop(DLL) and synchronized counter structure was designed. In two-step hierarchical way, synchromized counter generates 6 bits code which quantize coarsely the integral multiple of clock cycle, and a high performance differential DLL was adopted, which outputs 16 fixed-phase-shift clock to quantize finely the residue smaller than a clock cycle, with 4 bits thermometer code. This structure can provide better time resolution, dynamic range and conversion speed. Compared with traditional sub-gate delay TDC, it costs less area and converts faster, and is immuned from process, voltage and temperature changes. Spectre simulation results show its dynamic range of LSB @62.5 ps and MSB 64 ns, which is suitable for the time-correlated single photon counting(TCSPC) applications.

    参考文献
    相似文献
    引证文献
引用本文
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2016-07-11
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2017-07-14
  • 出版日期:

漂浮通知

①《半导体光电》新近入编《中文核心期刊要目总览》2023年版(即第10版),这是本刊自1992年以来连续第10次被《中文核心期刊要目总览》收录。
②目前,《半导体光电》已入编四个最新版高质量科技期刊分级目录,它们分别是中国电子学会《电子技术、通信技术领域高质量科技期刊分级目录》(T3)、中国图象图形学学会《图像图形领域高质量科技期刊分级目录》(T3)、中国电工技术学会《电气工程领域高质量科技期刊分级目录》(T3)和中国照明学会《照明领域高质量科技期刊分级目录》(T2)。
③关于用户登录弱密码必须强制调整的说明
④《半导体光电》微信公众号“半导体光电期刊”已开通,欢迎关注